# МІНІСТЕРСТВО ОСВІТИ І НАУКИ УКРАЇНИ НАЦІОНАЛЬНИЙ УНІВЕРСИТЕТ "ЛЬВІВСЬКА ПОЛІТЕХНІКА"

**ІКНІ** Кафедра **ПЗ** 

## **3BIT**

до лабораторної роботи № 1 на тему: "Синтез та моделювання основних типів комбінаційних схем в системі Proteus" з дисципліни: "Архітектура комп'ютера та комп'ютерних мереж"

|     | лектор:       |
|-----|---------------|
|     | доц. каф. ПЗ  |
|     | Крук О.Г.     |
|     | Виконала:     |
|     | ст. гр. ПЗ-26 |
|     | Пелих О. Р.   |
|     | Прийняв:      |
|     | доц. каф. ПЗ  |
|     | Крук О.Г.     |
|     |               |
| « » | 2024 p.       |
|     |               |

**Тема роботи:** синтез та моделювання основних типів комбінаційних схем в системі Proteus

**Мета роботи:** набути практичних навиків моделювання логічних схем в середовищі системи програм Proteus; поглибити знання про основні типи комбінаційних схем: шифратори, дешифратори, мультиплексори і демультиплексори; опанувати їх синтез; дослідити роботу синтезованих схем в системі програм Proteus.

### Теоретичні відомості

**Шифратор** - це цифровий пристрій, призначений для перетворення вхідного трозрядного унітарного коду у вихідний п-розрядний двійковий позиційний код. Унітарний код — це двійковий код, що має лише одну одиницю, а решта значень — нулі.

Шифратор позначається так:

Умовні графічні позначення шифратора: а - на функціональних схемах; б - на електричних принципових схемах

**Дешифратор** - це цифровий пристрій, призначений для перетворення вхідного п-розрядного двійкового позиційного коду у вихідний т-розрядний унітарний код.

Дешифратор позначається так:

Умовні графічні позначення дешифратора: а – на функціональних схемах; б – на електричних принципових схемах

**Мультиплексор** - це комбінаційний цифровий пристрій, призначений для комутування (перемикання) логічних сигналів від одного з п інформаційних X-входів на єдиний D-вихід. Номер конкретного інформаційного входу, який

повинен під'єднуватися до виходу в певний момент часу, вказується за допомогою адресних А-входів.



Умовні графічні позначення мультиплексора "4 в 1": а – на функціональних схемах; б – на електричних принципових схемах

#### Індивідуальне завдання

Індивідуальний варіант (ПЗ-26, 17 варіант)

| 17 0 d <sub>1</sub> 0 d <sub>2</sub> d <sub>3</sub> d <sub>4</sub> 0 d <sub>0</sub> 131 F <sub>3</sub> , F <sub>7</sub> , F <sub>2</sub> , F <sub>4</sub> , F <sub>1</sub> , F <sub>6</sub> , F <sub>5</sub> | - 1 |    |   |       |   |       |                |                |   |       |     |                                     |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----|----|---|-------|---|-------|----------------|----------------|---|-------|-----|-------------------------------------|
|                                                                                                                                                                                                              |     | 17 | 0 | $d_1$ | 0 | $d_2$ | d <sub>3</sub> | d <sub>4</sub> | 0 | $d_0$ | 131 | $F_3, F_7, F_2, F_4, F_1, F_6, F_5$ |

#### Хід роботи

- 1. Створіть в програмі Proteus Professional версії не нижче 8.9 новий проєкт. Для цього запустіть програму Proteus Professional і клацніть на кнопці New Project. У вікні New Project Wizard: Start в поле Name введіть ім'я проєкту, до прикладу LR\_1\_a, далі клацніть на кнопці Browse і виберіть або створіть папку 1\_AK, в якій буде збережено проєкт (шлях до папки відобразиться в полі Path) і клацніть на кнопці Next. Імена проєкту і всіх папок в шляху набирайте латинськими літерами. Якщо появиться вікно Project ALready Exists на запитання Replace existing proect? виберіть Так. В наступному вікні New Project Wizard: Schematic Design виберіть Стеаte а schematic from the selected template, виокремте рядок DEFAULT і клацніть на кнопці Next. В новому вікні New Project Wizard: PCB Layout виберіть Do not create а PCB Layout і клацніть на кнопці Next. Далі у вікні New Project Wizard: Firmware виберіть No Firmware Projectі клацніть на кнопці Next. Нарешті у вікні New Project Wizard: Summary клацніть на кнопці Next. Нарешті у вікні New Project Wizard: Summary клацніть на кнопці Finish.
- 2. Синтезуйте і введіть в систему програм Proteus схему пріоритетного шифратора  $8 \times 3$  відповідно до варіанту індивідуального завдання.
  - 2.1. Складіть за аналогією до (1.2) вирази для проміжних змінних відповідно до заданого в індивідуальному завданні пріоритету вхідних сигналів Fi, i = 1, ... 7.

Пріоритет: F1, F6, F5, F3, F7, F2, F4

H3 = F3

 $H7 = \neg F3 \wedge F7$ 

 $H2 = \neg F3 \land \neg F7 \land F2$ 

 $H4 = \neg F3 \land \neg F7 \land \neg F2 \land F4$ 

 $H1 = \neg F3 \land \neg F7 \land \neg F2 \land \neg F4 \land F1$ 

 $H6 = \neg F3 \land \neg F7 \land \neg F2 \land \neg F4 \land \neg F1 \land F6$ 

 $H5 = \neg F3 \land \neg F7 \land \neg F2 \land \neg F4 \land \neg F1 \land \neg F6 \land F5$ 

2.2. Виразіть вихідні сигнали пріоритетного шифратора x0, x1, x2 через проміжні змінні (рівняння (1.3)).

 $X0 = H1 \vee H3 \vee H5 \vee H7$ ,

 $X1 = H2 \vee H3 \vee H6 \vee H7$ ,

 $X2 = H4 \lor H5 \lor H6 \lor H7.$ 

2.3. Використовуючи отримані рівняння, створіть схему пріоритетного шифратора в робочій області системи Proteus, за основу візьміть схему, наведену на рис. 1.18. В іменах всіх елементів схеми та генераторів повинен бути ваш ідентифікатор PZ27\_13\_, якщо ваша група ПЗ-27, а номер в списку групи — 13.



- 3. Задайте прямі та інверсні значення вхідних сигналів F0...F7.
- 3.1. Генератори вхідних сигналів F0...F7 розташуйте зліва вертикально в порядку зростання (як на рис. 1.18).
- 3.2. Розрахуйте період цифрового сигналу T = 1/f (значення частоти f переведіть в  $\Gamma$ ц, результат заокругліть до трьох значущих цифр). Визначіть

ширину (тривалість) елементарного імпульса  $\tau = T/8$ , результат заокругліть до трьох значущих цифр.

- період цифрового сигналу T = 1/f = 1/131000 = 0.00000763c;
- ширина елементарного імпульса t = T/8 = 0.00000763/8 = 0.000000953c
- 3.3. Сигнал F0 задайте за допомогою цифрового генератора (рис. 1.26 a). В полі Pulse width необхідно ввести значення т.
- 3.4. Тепер задайте сигнал на вході, який має найвищий пріоритет (стоїть на першому місці в заданій послідовності) (рис. 1.26 б). Зверніть увагу на значення в полі Specific pulse train.
- 3.5. Наступним задайте сигнал на вході, який  $\epsilon$  другим в заданій послідовності, в поле Specific pulse train введіть значення 01100000.
- 3.6. Послідовно задавайте сигнали на всіх решта входах відповідно до їх пріоритетів. Для входу з найнижчим пріоритетом в полі Specific pulse train має бути значення 01111111.





- 4. Побудуйте цифровий графік на часовому проміжку 0...Т, на якому виведіть вхідні та вихідні сигнали в такій послідовності: F0...F7, X0...X2.
- 4.1. Для побудови графіка вкажіть прямокутник довжиною не менше 1/3 ширини робочої області.
- 4.2. В заголовку графіка вкажіть задану послідовність за спаданням пріоритету. Задайте на графіку часовий проміжок 0...Т.
- 4.3. Налаштуйте графік: в рядку головного меню системи Proteus клацніть на елементі Template, виберіть в спадному меню рядок Set Graph & Trace Colours, у вікні Graph Colour Configuration вкажіть наступні параметри. Рис. 1.27. Налаштування параметрів графіка

4.4. Побудуйте цифровий графік – виконайте команду Simulate Graph з контекстного меню.



5. З отриманих часових діаграм запишіть послідовно вихідний двійковий код x2x1x0 на кожному з восьми проміжків:  $k\tau...(k+1)\tau$ , k=0,...7.

| Двійковий код | Сигнали, які набувають значення |
|---------------|---------------------------------|
|               | одиниці на даному проміжку      |
| 000           | F0                              |
| 110           | F0,F1,F2,F3,F4,F5,F6,F7         |
| 111           | F0,F1,F2,F4,F5,F6,F7            |
| 010           | F0,F1,F2,F4,F5,F6               |
| 001           | F0,F1,F4,F5,F6                  |
| 100           | F0,F1,F5,F6                     |
| 011           | F0,F5,F6                        |
| 101           | F0,F5                           |

- 7. Створіть новий проєкт LR\_1\_b в цій же папці 1\_AK.
- 8. Синтезуйте і введіть в систему програм Proteus схему лінійного дешифратора  $3 \times 8$  відповідно до варіанту індивідуального завдання в табл. 1.6 (прийміть:  $z0 \equiv a0$ ,  $z1 \equiv a1$ ,  $z2 \equiv a2$ ;  $v0 \equiv d0$ ,  $v1 \equiv d1$ ,  $v2 \equiv d2$ ,  $v3 \equiv d3$ ,  $v4 \equiv d4$ ).
- 8.1. За аналогією до (1.4) складіть рівняння для кожного з виходів дешифратора V0...V7 на підставі таблиці істинності з входами z2, z1, z0, заданої в індивідуальному завданні.

$$V0=Z2 \land Z1 \land Z0$$

$$V1= \neg Z2 \land \neg Z1 \land Z0$$

$$V2= \neg Z2 \land Z1 \land Z0$$

$$V3=Z2 \land \neg Z1 \land \neg Z0$$

$$V4=Z2 \land \neg Z1 \land Z0$$

8.2. Використовуючи отримані рівняння, створіть схему лінійного дешифратора в робочій області системи Proteus (в іменах всіх елементів схеми та генераторів повинен бути ваш ідентифікатор).

Аналіз таблиці демонструє, що кожному вхідному коду відповідає активація лише одного вихідного сигналу. Це однозначно вказує на коректність побудови дешифратора. Така унікальна відповідність між вхідними кодами та вихідними сигналами підтверджує, що дешифратор функціонує згідно з очікуваною логікою, правильно перетворюючи закодовану інформацію у відповідні вихідні сигнали.

9. Задайте значення вхідних сигналів z0...z2. Задала частоту сигналів Z0, Z1, Z2:

 $f0 = 4*f = 4*118000 = 472 000 \ \Gamma \mu;$  $f1 = 2*f = 2*118000 = 236 000 \ \Gamma \mu;$ 

 $f2 = f = 118\ 000\ \Gamma$ ц.

- 9.1. Генератори вхідних сигналів z0...z2 розташуйте зліва вертикально в порядку зростання (як на рис. 1.18).
- 9.2. Сигнал z0 з частотою f0 = 4\*f задайте за допомогою цифрового генератора



9.3. Аналогічно задайте сигнал z1 з частотою f1 = 2\*f (рис. 1.28 б), а також сигнал z2 з частотою f2 = f.

#### 131 000\*2 = 261 000



10. Побудуйте аналогічно до п. 4 цифровий графік з заголовком Decoder на часовому проміжку 0...Т, на якому виведіть вхідні та вихідні сигнали в такій послідовності: z0... z2, v0...v7.

Побудувала цифровий графік лінійного дешифратора на часовому проміжку 0... Т, де T=0.00000847:

11. Проаналізуйте отримані часові діаграми вхідних і вихідних сигналів на кожному з восьми проміжків:  $k\tau...(k+1)\tau$ , k=0,...7 і складіть таблицю істинності.





Таблиця істинності

| Z2 | Z1 | Z0 | V7 | V6 | V5 | V4 | V3 | V2 | V1 | V0 |
|----|----|----|----|----|----|----|----|----|----|----|
| 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  |
| 0  | 0  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 0  |
| 0  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  |
| 0  | 1  | 1  | 0  | 0  | 0  | 0  | 0  | 1  | 0  | 0  |
| 1  | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 0  | 0  | 0  |
| 1  | 0  | 1  | 0  | 0  | 0  | 1  | 0  | 0  | 0  | 0  |
| 1  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  |
| 1  | 1  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 1  |

Аналіз таблиці демонструє, що кожному вхідному коду відповідає активація лише одного вихідного сигналу. Це однозначно вказує на коректність побудови дешифратора. Така унікальна відповідність між вхідними кодами та вихідними сигналами підтверджує, що дешифратор функціонує згідно з очікуваною логікою, правильно перетворюючи закодовану інформацію у відповідні вихідні сигнали.

- 12. Порівняйте отриману таблицю істинності з заданою. Зробіть висновки про синтезований лінійний дешифратор. Збережіть проєкт в системі Proteus.
- 13. Створіть новий проєкт з іменем LR\_2c в цій же папці 1\_AK.
- 14. Синтезуйте і введіть в систему програм Proteus схему мультиплексора "5 в 1" за заданою таблицею істинності відповідно до індивідуального завдання в табл. 1.6 (a2, a1, a0 адресні входи; d4, d3, d2, d1, d0 інформаційні входи).
  - 14.1. Запишіть вихідний сигнал мультиплексора D в досконалій диз'юнктивній нормальній формі.

 $D = (a0 \wedge a1 \wedge a2 \wedge d0) \vee (a0 \wedge \neg a1 \wedge \neg a2 \wedge d1) \vee (a0 \wedge a1 \wedge \neg a2 \wedge d2) \vee (\neg a0 \wedge \neg a1 \wedge a2 \wedge d3) \vee (a0 \wedge \neg a1 \wedge a2 \wedge d4)$ 

14.2. Використовуючи отриману логічну функцію, створіть схему мультиплексора в робочій області системи Proteus (в іменах всіх елементів схеми та генераторів повинен бути ваш ідентифікатор).

- 15. Задайте значення сигналів на адресних входах а0...a2 аналогічно як для сигналів z0...z2.
- 16. Задайте значення сигналів на інформаційних входах d0...d4.
  - 16.1. Сигнал d0 задайте за допомогою цифрового генератора DPATTERN як на рис. 1.26 б, однак ширина імпульсу має бути T/64 сек.
  - 16.2. Сигнали d1...d4 задайте аналогічно, в поле Specific pulse train введіть відповідно значення 01100000 для d1, 01110000 для d2, 01111000 для d3, і 01111100 для d4.

Задала значення сигналів на інформаційних входах d0...d4:

d0 = 01000000

d1 = 01100000

d2 = 01110000

d3 = 01111000

d4 = 011111100

 $A0 = 131\ 000*4 = 524\ 000$ 

 $A1 = 131\ 000 * 2 = 262\ 000$ 

 $A3 = 131\ 000$ 

17. Побудуйте аналогічно до п. 4 цифровий графік з заголовком Multiplexer на часовому проміжку 0...Т, на якому виведіть вхідні та вихідні сигнали в такій послідовності: a0... a2, d0...d4, D.









- 18. Проаналізуйте отримані часові діаграми всіх сигналів на кожному з восьми проміжків:  $k\tau...(k+1)\tau$ ,  $k=0,\ldots 7$  і складіть таблицю істинності для мультиплексора.
- 19. Порівняйте отриману таблицю істинності з заданою. Зробіть висновки про синтезований мультиплексор. Збережіть проєкт в системі Proteus.

| A0 | 0 | 1  | 0 | 1  | 0  | 1  | 0 | 1  |
|----|---|----|---|----|----|----|---|----|
| A1 | 0 | 0  | 1 | 1  | 0  | 0  | 1 | 1  |
| A2 | 0 | 0  | 0 | 0  | 1  | 1  | 1 | 1  |
| D  | 0 | 1  | 0 | 1  | 1  | 1  | 0 | 1  |
| di | 0 | d1 | 0 | d2 | d3 | d4 | 0 | d0 |

Аналіз таблиці та графіка демонструє правильність синтезу мультиплексора. Це підтверджується тим, що в областях поширення сигналу D входи d0, d1, d2, d3, d4 набувають значення одиниці за тих самих комбінацій аргументів, які були визначені у вихідній таблиці істинності. Така відповідність свідчить про коректну реалізацію функціональності мультиплексора згідно з початковими вимогами.

- 20. Створіть новий проєкт з іменем LR\_2d в цій же папці 1\_AK.
- 21. Синтезуйте і введіть в систему програм Proteus схему демультиплексора "1 в 5".
  - 21.1. Запишіть за заданою таблицею істинності відповідно до індивідуального завдання в табл. 1.6 сигнал на кожному виході де

мультиплексора в досконалій диз'юнктивній нормальній формі (a2, a1, a0 - адресні входи; y4, y3, y2, y1, y0 - інформаційні виходи; прийміть: y0  $\equiv$  d0, y1  $\equiv$  d1, y2  $\equiv$  d2, y3  $\equiv$  d3, y4  $\equiv$  d4).

- 21.2. Використовуючи отримані логічні функції, створіть схему демультиплексора в робочій області системи Proteus (в іменах всіх елементів схеми та генераторів повинен бути ваш ідентифікатор).
- 22. Задайте значення сигналу D на інформаційному вході демультиплексора за допомогою цифрового генератора DPATTERN: в поле Specific pulse train введіть відповідно значення 00111100.
- 23. Побудуйте аналогічно до п. 4 цифровий графік з заголовком Demultiplexer на часовому проміжку 0...Т, на якому виведіть вхідні та вихідні сигнали в такій послідовності: a0... a2, D, y0...y4







24. Проаналізуйте отримані часові діаграми всіх сигналів на кожному з восьми проміжків:  $k\tau...(k+1)\tau$ , k=0,....7 і складіть таблицю істинності для демультиплексора.

| A0         | 0 | 1  | 0 | 1  | 0  | 1  | 0 | 1  |
|------------|---|----|---|----|----|----|---|----|
| <b>A</b> 1 | 0 | 0  | 1 | 1  | 0  | 0  | 1 | 1  |
| A2         | 0 | 0  | 0 | 0  | 1  | 1  | 1 | 1  |
| D          | 0 | 1  | 0 | 1  | 1  | 1  | 0 | 1  |
| yi         | 0 | y1 | 0 | y2 | у3 | y4 | 0 | y0 |

25. Порівняйте отриману таблицю істинності з заданою. Зробіть висновки про синтезований демультиплексор. Збережіть проєкт в системі Proteus.

Аналіз таблиці та графіка підтверджує коректність синтезу демультиплексора. Сигнал D розподіляється на виходи y0, y1, y2, y3, y4, які набувають значення одиниці за тих самих комбінацій вхідних аргументів, що вказані в початковій таблиці істинності. Це свідчить про правильну роботу схеми відповідно до заданих умов.

#### Висновок

Під час виконання цієї лабораторної роботи я навчилася моделювати схеми шифратора, дешифратора, мультиплексора та демультиплексора. На основі результатів роботи отриманих схем було створено графік, який наочно демонструє їх функціонування. Для перевірки коректності синтезу кожної схеми я використала таблиці істинності. Це дозволило мені переконатися, що всі схеми були складені правильно і працюють відповідно до заданих параметрів. Така практична робота надала мені можливість не лише теоретично вивчити, але й застосувати на практиці знання про ці важливі компоненти цифрової електроніки.